440BX AGPset Spread Spectrum Frequency Synthesiz er
W14 4
Cypress Semiconductor Corporation• 3901 North First Street San Jose,CA 95134 408-943-2600
Документ #: 38-07153 Rev. * B
Особенности
• Максимальные электромагнитные помехи (EMI)
подавление с помощью Cypress’ Spread Spectrum
технологии
Один чип системный синтезатор частоты для Intel
®
440BX AGPset
Две копии вывода CPU
Шесть экземпляров PCI Выход 1
Один выход 48-МГц для USB
Один выход 24-МГц для SIO
Два буферных справочного материала
Один выпуск IOAPIC
Тринадцать мероприятий SDRAM обеспечивают поддержку трех
DIMMs
поддерживает частоты до 150 МГц
I
2C-интерфейс для программирования
Входы в систему управления питанием
Примечание:
1. * Имеет внутренние резисторы. На него не следует полагаться для установки I/O штифтов HIGH. Функция пина с родительскими резисторами, определяемыми резистором MODE
в то время как ** имеет внутренний вытягивающий резистор.
Таблица 1. Отдельные частоты
Адрес входа
CPU_F, CPU1
FS3 FS2 FS1 FS0
1 1 1 1 133,6 33,4 (CPU/4)
1 1 1 0 124 31 (CPU/4)
1 1 0 1 150 37,5 (CPU/4)
1 1 0 0 140 35 (CPU/4)
1 0 1 1 105 35 (CPU/3)
1010 110 36,7 (CPU/3)
1001 115 38,3 (CPU/3)
1 0 0 0 120 40 (CPU/3)
0 1 1 1 100,2 33,4 (CPU/3)
0 1 1 0 133,3 44,43 (CPU/3)
0101 112 37,3 (CPU/3)
0 1 0 0 103 34,3 (CPU/3)
0 0 1 1 66,8 33,4 (CPU/2)
0 0 1 0 83,3 41,7 (CPU/2)
0 0 0 1 75 37,5 (CPU/2)
0 0 0 0 124 41,3 (CPU/3)
Диаграмма логического блока
VDDQ3
REF0/(PCI_STOP#)
VDDQ2
CPU1
PCI_F/MODE
XTAL
PLL Ref Freq
PLL 1
X2 X1 REF1/FS2
VDDQ3
Стой!
Часы
Контроль
Стой!
Часы
Контроль
PCI2PCI3PCI4
48MHz/FS0
24MHz/FS1
PLL2
÷2,3,4
OSC
VDDQ2 CLK_STOP#
VDDQ3
IOAPIC
PCI5 I2C SDATA Logic SCLKI/O Pin
Контроль
SDRAM0:11 SDRAMIN 12
VDDQ3
PCI1/FS3
Стой!
Часы
Контроль
Стой!
Часы
Контроль
CPU_F
÷2
SDRAM_F
Настройка
VDDQ3
REF0/(PCI_STOP#)
GND
X1
X2
VDDQ3
PCI_F/MODE
**PCI1/FS3
GND
PCI2
PCI3
PCI4
PCI5
VDDQ3
SDRAMIN
GND
SDRAM11
SDRAM10
VDDQ3
SDRAM9
SDRAM8
GND
SDATA
SC